1. Jurnal [kembali]
Gambar 2 Rangkaian percobaan 1 (Asyncronous counter)
3. Video Praktikum [kembali]
Video Percobaan 1 (Asyncronous counter)
4. Analisa [kembali]
Pengaruh masing-masing
flip flop terhadap counter.
Pada flip flop pertama
(paling kiri), sinyal clock dihubungkan secara langsung. Karena flip flop ini
terletak paling awal, maka data input akan masuk pertama kali ke flip flop
tersebut. Setiap clock yang masuk, akan menyebabkan output pada H0
naik dan turun. Pada hasil gelombang yang didapat, sinyal ouput H0
akan berubah dengan membutuhkan 1 clock. Saat clock naik, H0 akan
aktif, kemudian saat clock berikut nya naik, H0 akan off, begitu
seterusnya setiap perubahan 1 clock.
Pada flip flop kedua
(dua dari kiri), sinyal clock diambil dari output pada IC satu. Output dari
flip flop ini lebih panjang dari flip flop satu. Pada flip flop ini,
membutuhkan 2 kali lipat dari jumlah time clock pada IC satu. H1
bernilai 1(aktif), saat clock posisi turun, tepat pada 1 clock hasil output
dari IC satu. Kemudian 1 clock berikutnya, nilai H1 off. Berarti
pada flip flop 2 membutuhkan 2 clock untuk naik, dan 2 clock ntuk turun.
Pada flip flop ketiga
(tiga dari kiri), sinyal clock diambil dari output pada IC dua. Output dari
flip flop ini lebih panjang dari flip flop dua. Pada flip flop ini, membutuhkan
2 kali lipat dari jumlah time clock pada IC dua. H2 bernilai
1(aktif), saat clock posisi turun, tepat pada 1 clock hasil output dari IC dua.
Kemudian 1 clock berikutnya, nilai H2 off. Berarti pada flip flop 3
membutuhkan 4 clock untuk naik, dan 4 clock ntuk turun.
Pada flip flop empat
(paling kanan), sinyal clock diambil dari output pada IC tiga. Output dari flip
flop ini lebih panjang dari flip flop tiga. Pada flip flop ini, membutuhkan 2
kali lipat dari jumlah time clock pada IC tiga. H3 bernilai
1(aktif), saat clock posisi turun, tepat pada 1 clock hasil output dari IC
tiga. Kemudian 1 clock berikutnya, nilai H3 off. Berarti pada flip
flop 4 membutuhkan 8 clock untuk naik, dan 8 clock ntuk turun.
Perbedaan ini terjadi
karena sinyal clock yang terhubung hanya pada IC yang paling kiri saja,
sehingga proses yang terjadi asynchronous.
5. Link Download [kembali]
File HTML - Download
File Rangkaian - Download
Video percobaan 1 - Download
Tidak ada komentar:
Posting Komentar